# Sistemas Empotrados

Tema 4:

Excepciones e interrupciones

Lección 11:

Interrupciones







# Contenidos

# Tema 4: Excepciones e interrupciones

# Excepciones

Introducción

Gestión de excepciones

Tipos de excepciones

# Interrupciones

### Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

# Interrupciones

### Motivación

Permiten interrumpir la tarea actual para poder ejecutar otra:

Permiten implementar sistemas multitarea

Permiten una gestión eficiente de los dispositivos

# Latencia de la interrupción

Tiempo transcurrido desde que se se activa la línea de petición de interrupción hasta que se ejecuta la primera instrucción de su ISR → Debe ser mínimo

# Empeora cuando hay múltiples fuentes de interrupción:

Se debe identificar la fuente de la interrupción para llamar a la ISR correspondiente

Cuando el procesador atiende la petición de interrupción deshabilita las interrupciones, así que no se podrán atender nuevas peticiones hasta que se termine de ejecutar la ISR

# La realidad: Hay muchas fuentes de interrupción

Timers, DMA, controlador de red, pantalla táctil, controlador de sonido, controlador de vídeo, codecs multimedia, ...

# Solución: Interrupciones anidadas

# Interrupciones anidadas

# Motivación

Se permite que las ISR puedan ser interrumpidas por otras peticiones de interrupción

### **Funcionamiento**

Se habilitan las interrupciones antes de terminar de servir la interrupción

### Problema

Peticiones de interrupción poco importantes podrían interrumpir a ISR más importantes

# Solución: Establecer prioridades

Una ISR sólo podrá ser interrumpida por una petición de más prioridad



# Priorización de interrupciones

### Motivación

Minimizar la latencia global del sistema

Las interrupciones críticas se atenderán antes que el resto

### Problema

Para cada petición de interrupción, se debe...

identificar su fuente y su prioridad

... para determinar si debe interrumpir a la tarea que se está ejecutando

La implementación de estos dos pasos afecta seriamente a la latencia de las interrupciones

### **Posibilidades**

Sólo SW: Un manejador se encarga de la detección de la fuente, la priorización, y la determinación de la dirección de la ISR

HW+SW: El controlador de interrupciones interrumpe al procesador sólo si ocurre una petición de interrupción de más prioridad. El manejador sólo debe identificar la dirección de la ISR

Sólo HW: Si ocurre una petición de interrupción de más prioridad, el controlador de interrupciones vectorizado facilita al procesador la dirección de la ISR de la interrupción



# Niveles de gestión de interrupciones



### En cada dispositivo

Se configura para que pueda o no generar interrupciones, así como los casos en los que generarlas

# En el controlador de interrupciones

Se asignan las fuentes (0-15) a las patillas I o F y se indica qué fuentes pueden pedir una interrupción

### En el procesador

Se habilitan las peticiones por la entrada I y/o F

# Interrupciones en la arquitectura ARM

# FIQ (Fast Interrupt reQuest)

Se usa sólo para la fuente de interrupción más crítica del sistema

### Su latencia es mínima

Puede interrumpir a cualquier otra interrupción (tiene más prioridad)

El cambio de contexto es mínimo (tiene más registros replicados)

No hay que identificar la fuente (es única)

El manejador puede empezar en la misma tabla de vectores (ahorramos el salto)





# Interrupciones en la arquitectura ARM

# IRQ (Interrupt ReQuest)

Se usa para el resto de fuentes de interrupción

Es necesario identificar la fuente y priorizar las peticiones de interrupción

Un manejador sólo SW es claramente ineficiente. La mayoría de los sistemas incorporan un controlador HW de interrupciones (vectorizado o no)

El diseño del manejador dependerá del tipo de controlador de interrupciones presente en el sistema





# Contenidos

# Tema 4: Excepciones e interrupciones

# Excepciones

Introducción

Gestión de excepciones

Tipos de excepciones

# Interrupciones

Introducción

### Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

# Condiciones de carrera

### Definición

Cuando dos o más tareas acceden a un recurso compartido sin control y el resultado final depende del orden en el que se hayan realizado los accesos

# **Ejemplo**

Comunicación entre una aplicación y el driver de un dispositivo mediante un búfer circular



# Condiciones de carrera

# La aplicación envía un carácter al búfer mientras la ISR saca otro

Partimos de un búfer en el que ya hay 5 caracteres



# Regiones críticas

### Motivación

Permiten compartir recursos entre diferentes tareas evitando las condiciones de carrera

### **Funcionamiento**

Los cambios de tarea se provocan siempre mediante una interrupción. Si deshabilitamos las interrupciones la tarea actual se ejecutará indefinidamente

# Implementación sencilla



### Consideraciones

Deben ser cortas para no penalizar en exceso el funcionamiento del sistema

# Niveles de creación de una sección crítica

Hay que conseguir un acceso exclusivo al recurso compartido inhibiendo el menor número de fuentes de interrupción que sea posible



Sólo para un tipo de petición de interrupción de un dispositivo

Anulamos la generación de interrupción sólo para transmisión o recepción

Ej. En el acceso al búfer de envío entre la función send y la ISR de un driver

Sólo para uno o varios dispositivos

Inhibimos determinadas entradas en el controlador de interrupciones

Ej. Si algunas funciones de uno o varios drivers comparten un recurso

Para todas las interrupciones

Inhibiendo las peticiones por la entrada I y/o F

En el caso general para acceso a recursos compartidos por tareas de la aplicación



# Regiones críticas en la arquitectura ARM

### Motivación

La arquitectura ARM tiene 2 líneas de petición de interrupción, nFIQ y nIRQ Estas líneas se habilitan/deshabilitan mediante los bits F e I del registro CPSR La modificación de estos bits sólo se puede hacer en ensamblador (instrucciones mrs y msr)

### **Funcionamiento**

Antes de deshabilitar las interrupciones, debemos guardar el valor de los bits I y F en alguna variable

A la salida de la región crítica simplemente tendremos que restaurar el valor de estos bits en el registro de estado

# Implementación

Es interesante disponer de funciones que se puedan llamar desde cualquier parte de nuestro código, con una interfaz en  $C \rightarrow Inline$  assembler

# Regiones críticas en la arquitectura ARM

### Deshabilitar I y F

```
inline uint32_t excep_disable_ints () {
                                                                                   7 6 5 4
                                                                                  I F T
                                                                                         Mode
                                                         Reservados en ARMv4T
     uint32 t if bits;
     asm volatile(
                                                            /* bits <- cpsr */
                     "mrs %[bits], cpsr\n\t"
                      "orr r12, %[bits], #0xC0\n\t"
                                                             /* I.F <- 1 */
                      "msr cpsr c, r12"
                      [bits] "=r" (if bits)
                                                             /* Parámetros de salida */
                                                             /* Parámetros de entrada */
                     "r12", "cc");
                                                             /* Preservar */
     return (if_bits >> 6) & 3;
```

# **Detalle importante:**

MSR no puede cambiar los bits 0:23 de un PSR en modo USER Estas funciones no funcionan en modo USER!

# Restaurar I y F

# Contenidos

# Tema 4: Excepciones e interrupciones

# Excepciones

Introducción

Gestión de excepciones

Tipos de excepciones

# Interrupciones

Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

# Resumen del mecanismo de petición/servicio de interrupciones



# Esquema de gestión de interrupciones para plataformas ARM



ISR Dependiente del dispositivo Manejador de nivel 1

Dependiente del controlador de interrupciones

Manejador de nivel 0

Dependiente del procesador

# Manejador de interrupciones no anidadas

### **Funcionamiento**

Una petición de interrupción no podrá interrumpir el servicio de otra interrupción

# Ventajas

Fácil de implementar y depurar. Se puede escribir en C usando el atributo "interrupt"

### **Inconvenientes**

Si hay varias fuentes de interrupción, se aumenta la latencia de las interrupciones

# Manejador de IRQ de nivel 0 en C \_\_attribute\_\_ ((interrupt ("IRQ"))) void nonnested\_irq\_handler () { Llamada al manejador de nivel 1 } Mejor un manejador de nivel 0 en ensamblador que permita interrupciones anidadas para minimizarla latencia

```
Manejador de FIQ en C

__attribute__ ((interrupt ("FIQ")))
void nonnested_fiq_handler ()
{
    Código de la ISR
}

Se puede escribir en C. Como sólo hay
una fuente FIQ, no necesitamos
interrupciones anidadas
```

El código del manejador de nivel 1 dependerá del controlador de interrupciones y de las fuentes de interrupción del sistema, gestionados desde el BSP

Las interrupciones permanecen deshabilitadas mientras se sirve la interrupción



```
Manejador de IRQ de nivel 0 en C

_attribute__ ((interrupt ("IRQ")))
void nonnested_irq_handler ()
{
   bsp_service_irq ();
}
```

```
Identifica a la fuente y llama a la ISR correspondiente
  En ensamblador
  nonnested_irq_handler:
      @ Entrada del manejador
      @ Ajustamos el registro de enlace
      sub
            lr, lr, #4
      @ Salvamos los registros corruptibles
      @ según AAPCS
      stmfd sp!, {a1-a4, fp, ip, lr}
      @ Pasamos al manejador de nivel 1
             ip, =bsp_service_irq
      ldr
            lr, pc
      mov
      bx
             ip
      @ Salida del manejador. Recuperamos
      @ los registros y retornamos
      ldmfd sp!, {a1-a4, fp, ip, pc}^
```

```
pc ← lr − 4

Retorna de la interrupción

cpsr ← spsr<sub>IRQ</sub>

Retorna al modo original, restaurando las interrupciones
```

# Manejador nivel 1 (según cada plataforma)



```
Prototipo para las ISR
typedef void (* isr t) (void);
Tabla de ISRs
static isr_t _isrs[int_max];
Fijar una ISR
inline void bsp_set_isr (int_t source, isr_t isr) {
     _isrs[source] = isr;
Obtener una ISR
inline isr_t bsp_get_isr (int_t source) {
     return isrs[source];
```

Dependiente del controlador de interrupciones de la plataforma

```
Manejador de IRQ de nivel 1
```

```
void bsp_service_irq () {
    int vector;
    vector = ict_get_vector (); /* Identificamos la fuente de más prioridad */
    _isrs[vector](); /* Llamamos a su ISR */
}
```

# Contenidos

# Tema 4: Excepciones e interrupciones

# Excepciones

Introducción

Gestión de excepciones

Tipos de excepciones

# Interrupciones

Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

# Manejador de interrupciones anidadas

### **Funcionamiento**

Una petición de interrupción podrá interrumpir el servicio de otra interrupción

# Ventajas

Permite gestionar múltiples fuentes de interrupción con prioridades y baja latencia media

### **Inconvenientes**

El atributo "interrupt" de C no guarda el registro SPSR en la pila al salvar el contexto en el manejador 
→ Hay que codificar el nivel 0 del manejador en ensamblador

El manejador o la ISR podrán ser interrumpidos → Necesitamos gestionar un marco de pila para salvar el contexto completamente (todos los registros del procesador) antes de volver a habilitar las interrupciones

Debemos proteger la pila IRQ ante desbordamientos por causa de múltiples interrupciones anidadas 
→ El manejador de nivel 0 cambia a modo SVC y guarda el contexto en la pila SVC

Si no tenemos un controlador HW que gestione las prioridades, la implementación del manejador de nivel 1 puede volverse muy complicada

# Gestión de interrupciones anidadas con prioridades



Normalmente en C

```
@ Constantes para manejar el registro de estado
   .set IRQ DISABLE, 0x80
   .set FIQ DISABLE, 0x40
   .set _SVC_MODE, 0x13
   .set _MSK_MODE, 0x1F
@ Constantes para manejar el marco de pila
   .set _FRAME_A1,
   .set _FRAME_A2, _FRAME_A1 + 4
   .set _FRAME_A3, _FRAME_A2 + 4
   .set _FRAME_A4, _FRAME_A3 + 4
   .set _FRAME_V1, _FRAME_A4 + 4
   .set _FRAME_V2, _FRAME_V1 + 4
   .set FRAME V3, FRAME V2 + 4
   .set FRAME_V4, _FRAME_V3 + 4
   .set _FRAME_V5, _FRAME_V4 + 4
   .set _FRAME_V6, _FRAME_V5 + 4
   .set _FRAME_V7, _FRAME_V6 + 4
   .set _FRAME_FP, _FRAME_V7 + 4
   .set FRAME IP, FRAME FP + 4
   .set _FRAME_PSR, _FRAME_IP + 4
   .set _FRAME_LR, _FRAME_PSR + 4
   .set _FRAME_PC, _FRAME_LR + 4
   .set FRAME SIZE, FRAME PC + 4
nested irq handler:
@ Ajustar lr y salvar los registros
@ corruptibles en la pila IRQ
   sub lr, lr, #4
   stmfd sp!, {a1-a4, fp, ip, lr}
@ Guardar spsr_irq y sp_irq. Vaciar la pila IRQ
        a1, spsr
   mrs
        a2, sp
   mov
        sp, sp, \#7*4
   add
```

```
@ Cambiar a modo SVC
   mrs
        a3, cpsr
   bic
        a3, a3, # MSK MODE
        a3, a3, # SVC MODE
   orr
        cpsr c, a3
   msr
@ Crear parte del marco de pila (v1-pc)
   sub sp, sp, # FRAME SIZE- FRAME V1
@ Salvar v1-v7 en el marcho de pila
   stmia sp,\{v1-v7\}
@ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
   ldmia a2,\{v1-v7\}
@ Terminar el marco de pila y salvar a1-a4
   stmfd sp!,\{v1-v4\}
@ Salvar el resto de registros en el marco de pila
   str v5,[sp, # FRAME FP]
        v6,[sp, # FRAME IP]
   str
   str v7,[sp, # FRAME PC]
   str a1,[sp, # FRAME PSR]
   str lr,[sp, # FRAME LR]
@ Llamar al manejador de nivel 1
        ip, =bsp service irq
   ldr
          lr, pc
   mov
   bx
          ip
@ Sección crítica para restaurar el contexto.
@ Restaurar el contexto y retornar al modo original
          cpsr_c, #(_SVC_MODE|_IRQ_DISABLE|_FIQ_DISABLE)
   msr
   ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
          spsr cxsf, lr
   msr
   ldmfd sp!,{lr,pc}^
```

```
@ Constantes para manejar el registro de estado
                                                       @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                           mrs
                                                                  a3, cpsr
    .set FIQ DISABLE, 0x40
                                                           bic
                                                                 a3, a3, # MSK MODE
    .set _SVC_MODE, 0x13
                                                                 a3, a3, #_SVC_MODE
                                                           orr
    .set MSK MODE, 0x1F
                                                                 cpsr c, a3
                                                           msr
@ Constantes para manejar el marco de pila
                                                       @ Crear parte del marco de pila (v1-pc)
    .set _FRAME_A1,
                                                                  sp, sp, # FRAME SIZE- FRAME V1
                                                            sub
    .set FRAME A2, FRAME A1 + 4
    .set _FRAME_A3, _FRAME_A2 + 4
                                                       @ Salvar v1-v7 en el marcho de pila
    .set _FRAME_A4, _FRAME_A3 + 4
                                                           stmia sp,{v1-v7}
    .set FRAME V1,
                        _FRAME_A4 + 4
    .set FRAME V2,
                        FRAME V1 + 4
                                                       @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
    .set FRAME V3,
                        FRAME V2 + 4
                                                           ldmia a2,\{v1-v7\}
    .set FRAME_V4, _FRAME_V3 + 4
    .set _FRAME_V5, _FRAME_V4 + 4
                                                       @ Terminar el marco de pila y salvar a1-a4
                      _FRAME_V5 + 4
                                                           stmfd sp!,\{v1-v4\}
    .set FRAME V6,
    .set _FRAME_V7,
                        _{\text{FRAME}} V6 + 4
                        _FRAME_V7 + 4
    .set FRAME FP,
    .set FRAME IP, FRAME FP + 4
                                                               Al reconocer la IRQ, el procesador...
    .set _FRAME_PSR, _FRAME_IP + 4
    .set _FRAME_LR, _FRAME_PSR + 4
    .set _FRAME_PC, _FRAME_LR + 4
                                                               spsr_{ir} \leftarrow cpsr
    .set FRAME SIZE, FRAME PC + 4
                                                                                             Cambia
                                                               \mathsf{cpsr}_{\mathsf{IRO}}.\mathsf{mode} \leftarrow \mathsf{IRQ}
                                                                                             de modo
nested irq handler:
                                                               cpsr_{_{IRO}}.I \leftarrow 1
                                                                                            Deshabilita
@ Ajustar lr y salvar los registros
@ corruptibles en la pila IRQ
                                                               \mathsf{cpsr}_{_{\mathsf{IRO}}}.\mathsf{F} \leftarrow \mathsf{1}
                                                                                          interrupciones
    sub lr, lr, #4
    stmfd sp!, {a1-a4, fp, ip, lr}
                                                               Ir_{IRO} \leftarrow PC
                                                                                          Salta al vector
                                                               pc ← vector de IRQ
@ Guardar spsr irq y sp irq. Vaciar la pila IRQ
          a1, spsr
    mrs
          a2, sp
                                                                   spsr_cxsf, lr
    mov
                                                           msr
                                                           ldmfd sp!,{lr,pc}^
          sp, sp, \#7*4
    add
```

```
@ Constantes para manejar el registro de estado
   .set IRQ DISABLE, 0x80
   .set _FIQ_DISABLE, 0x40
   .set _SVC_MODE, 0x13
   .set MSK MODE, 0x1F
@ Constantes para manejar el marco de pila
   .set FRAME A1,
   .set FRAME A2, FRAME A1 + 4
   .set _FRAME_A3, _FRAME_A2 + 4
   .set _FRAME_A4, _FRAME_A3 + 4
                   _FRAME_A4 + 4
   .set FRAME V1,
   .set FRAME V2, FRAME V1 + 4
   .set FRAME V3, FRAME V2 + 4
   .set _FRAME_V4, _FRAME_V3 + 4
   .set _FRAME_V5, _FRAME_V4 + 4
   .set _FRAME_V6, _FRAME_V5 + 4
   .set _FRAME_V7, _FRAME_V6 + 4
   .set _FRAME_FP, _FRAME_V7 + 4
   .set FRAME IP, FRAME FP + 4
   .set _FRAME_PSR, _FRAME_IP + 4
   .set _FRAME_LR, _FRAME_PSR + 4
   .set _FRAME_PC, _FRAME_LR + 4
   .set FRAME_SIZE, _FRAME_PC + 4
nested irq handler:
@ Ajustar lr y salvar los registros
@ corruptibles en la pila IRQ
   sub lr, lr, #4
   stmfd sp!, {a1-a4, fp, ip, lr}
@ Guardar spsr irq y sp irq. Vaciar la pila IRQ
         a1, spsr
   mrs
         a2, sp
   mov
         sp, sp, \#7*4
   add
```

```
@ Cambiar a modo SVC
    mrs
          a3, cpsr
    bic
         a3, a3, # MSK MODE
         a3, a3, # SVC MODE
    orr
          cpsr c, a3
    msr
@ Crear parte del marco de nila (v1-nc)
        Pila IRQ
                                    Registros
                                  a2
<u>@</u>
                                  a3
                                  a4
                                  ν1
                                  v2
                                  v3
                                  v4
                                  v5
                                  ν6
            a1
                                  ν7
            a2
            a3
                                  fp
                                  ip
            a4
            fp
                             sp_irq
            ip
                             lr_irq
          lr irq
                                  рс
                                         IRO
                               cpsr
                                                      ISABLE)
                           spsr irq
    ldmfd sp!,{lr,pc}^
```

```
@ Constantes para manejar el registro de estado
   .set IRQ DISABLE, 0x80
   .set FIQ DISABLE, 0x40
   .set _SVC_MODE, 0x13
   .set MSK MODE, 0x1F
@ Constantes para manejar el marco de pila
   .set FRAME A1,
   .set FRAME A2, FRAME A1 + 4
   .set _FRAME_A3, _FRAME_A2 + 4
   .set _FRAME_A4, _FRAME_A3 + 4
                   _FRAME_A4 + 4
   .set FRAME V1,
   .set FRAME V2, FRAME V1 + 4
   .set FRAME V3, FRAME V2 + 4
                   _FRAME_V3 + 4
   .set _FRAME_V4,
   .set _FRAME_V5, _FRAME_V4 + 4
   .set _FRAME_V6, _FRAME_V5 + 4
   .set _FRAME_V7, _FRAME_V6 + 4
   .set _FRAME_FP, _FRAME_V7 + 4
   .set FRAME IP, FRAME FP + 4
   .set _FRAME_PSR, _FRAME_IP + 4
   .set _FRAME_LR, _FRAME_PSR + 4
   .set _FRAME_PC, _FRAME_LR + 4
   .set FRAME_SIZE, _FRAME_PC + 4
nested irq handler:
@ Ajustar lr y salvar los registros
@ corruptibles en la pila IRQ
   sub lr, lr, #4
   stmfd sp!, {a1-a4, fp, ip, }
@ Guardar spsr_irq y sp_irq Vaciar la pila IRO
         a1, spsr
   mrs
        a2, sp
   mov
        sp, sp, #7*4
   add
```

```
@ Cambiar a modo SVC
    mrs
          a3, cpsr
    bic
         a3, a3, # MSK MODE
         a3, a3, # SVC MODE
    orr
          cpsr c, a3
    msr
@ Crear parte del marco de nila (v1-nc)
        Pila IRQ
                                    Registros
                                      spsr_irq
                                 a2
                                       sp irq
<u>@</u>
                                  a3
                                  a4
                                 v1
                                 v2
                                 v3
                                 ٧4
                                 v5
                                 ν6
            a1
                                 ν7
            a2
            a3
                                 fp
                                 ip
            a4
                             sp_irq
            fp
            ip
                             lr_irq
          lr irq
                                 рс
                                         IRO
                               cpsr
                                                     ISABLE)
                           spsr irq
    ldmfd sp!,{lr,pc}^
```

```
@ Constantes para manejar el registro de estado
    .set IRQ DISABLE, 0x80
   .set FIQ DISABLE, 0x40
    .set SVC MODE,
                       0x13
    .set MSK MODE,
                     0x1F
@ Constantes para manejar el marco de pila
     Pila IRQ
                                Registros
                                 spsr_irq
                             a2
                                   sp_irq
                             a3
                             a4
                             v1
                             v2
                             v3
                             v4
                             v5
                             ν6
         a1
                             v7
         a2
         a3
                             fp
                             ip
         a4
         fp
                         sp_svc
         ip
                         lr_svc
       lr irq
                             рс
                           cpsr
                                    SVC
                       spsr svc
   add
         sp, sp, \#7*4
```

```
@ Cambiar a modo SVC
    mrs
         a3, cpsr
    bic
        a3, a3, # MSK MODE
         a3, a3, #_SVC_MODE
   msr
         cpsr c, a3
@ Crear parte del marco de pila (v1-pc)
         sp, sp, # FRAME SIZE- FRAME V1
@ Salvar v1-v7 en el marcho de pila
    stmia sp,{v1-v7}
@ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
    ldmia a2,{v1-v7}
@ Terminar el marco de pila y salvar a1-a4
    stmfd sp!,\{v1-v4\}
@ Salvar el resto de registros en el marco de pila
    str v5,[sp, # FRAME FP]
        v6,[sp, # FRAME IP]
    str
    str v7,[sp, # FRAME PC]
        a1,[sp, #_FRAME_PSR]
    str
    str
        lr,[sp, # FRAME LR]
@ Llamar al manejador de nivel 1
    ldr
          ip, =bsp service irq
          lr, pc
    mov
    bx
           ip
@ Sección crítica para restaurar el contexto.
@ Restaurar el contexto y retornar al modo original
          cpsr_c, #(_SVC_MODE|_IRQ_DISABLE|_FIQ_DISABLE)
    msr
   ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
          spsr cxsf, lr
    msr
    ldmfd sp!,{lr,pc}^
```

```
@ Constantes para manejar el registro de estado
                                                     @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                         mrs
                                                               a3, cpsr
    .set FIQ DISABLE, 0x40
                                                         bic
                                                              a3, a3, # MSK MODE
    .set _SVC_MODE,
                       0x13
                                                         orr
                                                              a3, a3, # SVC MODE
    .set MSK MODE,
                     0x1F
                                                               cpsr c, a3
                                                         msr
@ Constantes para manejar el marco de pila
                                                     @ Crear parte del marco de pila (v1-pc)
                                                               sp, sp, # FRAME SIZE- FRAME V1
Pila IRQ
                                      Pila SVC
                      Registros
                                                       Salvar v1-v7 en el marcho de pila
                                                         stmia sp,{v1-v7}
                        spsr_irq
                    a2
                         sp_irq
                                                     @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
                    а3
                                                         ldmia a2,{v1-v7}
                    a4
                                                     @ Terminar el marco de pila y salvar a1-a4
                    v1
                                                         stmfd sp!,\{v1-v4\}
                    v2
                    v3
                                                     @ Salvar el resto de registros en el marco de pila
                    v4
                                                         str v5,[sp, # FRAME FP]
                                                              v6,[sp, # FRAME IP]
                                                         str
                    v5
                                                              v7,[sp, # FRAME PC]
                                                         str
    a1
                    ν6
                                                              a1,[sp, #_FRAME_PSR]
                                                         str
    a2
                    v7
                                                         str
                                                              lr,[sp, # FRAME LR]
    a3
                    fp
                                                     @ Llamar al manejador de nivel 1
    a4
                    ip
                                                         ldr
                                                                ip, =bsp service irq
    fp
                sp_svc
                                                                lr, pc
                                                         mov
    ip
                lr_svc
                                                         bx
                                                                ip
  lr irq
                    рс
                                                     @ Sección crítica para restaurar el contexto.
                                                     @ Restaurar el contexto y retornar al modo original
                  cpsr
                           SVC
                                                                cpsr_c, #(_SVC_MODE|_IRQ_DISABLE|_FIQ_DISABLE)
                                                         msr
              spsr svc
                                                         ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                                spsr cxsf, lr
                                                         msr
          sp, sp, \#7*4
                                                         ldmfd sp!,{lr,pc}^
    add
```

```
@ Constantes para manejar el registro de estado
                                                     @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                         mrs
                                                               a3, cpsr
    .set FIQ DISABLE, 0x40
                                                         bic
                                                              a3, a3, # MSK MODE
                     0x13
    .set SVC MODE,
                                                         orr
                                                              a3, a3, #_SVC_MODE
    .set MSK MODE,
                     0x1F
                                                               cpsr c, a3
                                                         msr
@ Constantes para manejar el marco de pila
                                                     @ Crear parte del marco de pila (v1-pc)
                                                         sub
                                                               sp, sp, # FRAME SIZE- FRAME V1
Pila IRQ
                                       Pila SVC
                      Registros
                                                     @ Salvar v1-v7 en el marcho de pila
                                                         stmia sp,{v1-v7}
                        spsr_irq
                    a2
                         sp_irq
                                                     @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
                    а3
                                                         ldmia a2,{v1-v7}
                    a4
                                                     @ Terminar el marco de pila y salvar a1-a4
                    v1
                                           v1
                                                         stmfd sp!,\{v1-v4\}
                    v2
                                           v2
                    v3
                                           v3
                                                     @ Salvar el resto de registros en el marco de pila
                    v4
                                                         str v5,[sp, # FRAME FP]
                                           v4
                                                              v6,[sp, # FRAME IP]
                                                         str
                    v5
                                           v5
                                                              v7,[sp, #_FRAME_PC]
                                                         str
    a1
                    ν6
                                           v6
                                                              a1,[sp, #_FRAME_PSR]
                                                         str
                                           v7
    a2
                    v7
                                                         str
                                                              lr,[sp, # FRAME LR]
    a3
                    fp
                                                     @ Llamar al manejador de nivel 1
    a4
                    ip
                                                         ldr
                                                                ip, =bsp service irq
    fp
                sp_svc
                                                                lr, pc
                                                         mov
    ip
                lr_svc
                                                         bx
                                                                ip
  lr irq
                    рс
                                                     @ Sección crítica para restaurar el contexto.
                                                     @ Restaurar el contexto y retornar al modo original
                  cpsr
                           SVC
                                                                cpsr_c, #(_SVC_MODE|_IRQ_DISABLE|_FIQ_DISABLE)
                                                         msr
              spsr svc
                                                         ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                                spsr cxsf, lr
                                                         msr
          sp, sp, \#7*4
                                                         ldmfd sp!,{lr,pc}^
    add
```

```
@ Constantes para manejar el registro de estado
                                                     @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                         mrs
                                                               a3, cpsr
    .set FIQ DISABLE, 0x40
                                                         bic
                                                              a3, a3, # MSK MODE
                     0x13
    .set _SVC_MODE,
                                                         orr
                                                              a3, a3, #_SVC_MODE
    .set MSK MODE,
                     0x1F
                                                               cpsr c, a3
                                                         msr
@ Constantes para manejar el marco de pila
                                                     @ Crear parte del marco de pila (v1-pc)
                                                         sub
                                                               sp, sp, # FRAME SIZE- FRAME V1
Pila IRQ
                                       Pila SVC
                      Registros
                                                     @ Salvar v1-v7 en el marcho de pila
                                                         stmia sp,{v1-v7}
                        spsr_irq
                    a2
                         sp_irq
                                                     @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
                    а3
                                                       ldmia a2,{v1-v7}
                    a4
                                                     @ Terminar el marco de pila y salvar a1-a4
                    v1
                            a1
                                           v1
                                                         stmfd sp!,\{v1-v4\}
                    v2
                            a2
                                           v2
                    v3
                            a3
                                           v3
                                                     @ Salvar el resto de registros en el marco de pila
                                                              v5,[sp, # FRAME FP]
                    v4
                            a4
                                           v4
                                                         str
                                                              v6,[sp, # FRAME IP]
                                                         str
                    v5
                            fp
                                           v5
                                                              v7,[sp, #_FRAME_PC]
                                                         str
    a1
                    v6
                           ip
                                           ν6
                                                              a1,[sp, #_FRAME_PSR]
                                                         str
                          lr ira
                                           v7
    a2
                    v7
                                                         str
                                                              lr,[sp, # FRAME LR]
                    fp
    a3
                                                     @ Llamar al manejador de nivel 1
                    ip
    a4
                                                         ldr
                                                                ip, =bsp service irq
    fp
                sp_svc
                                                                lr, pc
                                                         mov
    ip
                lr_svc
                                                         bx
                                                                ip
  lr irq
                    рс
                                                     @ Sección crítica para restaurar el contexto.
                                                     @ Restaurar el contexto y retornar al modo original
                  cpsr
                           SVC
                                                                cpsr c, #( SVC MODE| IRQ DISABLE| FIQ DISABLE)
                                                         msr
              spsr svc
                                                         ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                         msr
                                                                spsr cxsf, lr
          sp, sp, \#7*4
                                                         ldmfd sp!,{lr,pc}^
    add
```

```
@ Constantes para manejar el registro de estado
                                                     @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                         mrs
                                                               a3, cpsr
    .set FIQ DISABLE, 0x40
                                                         bic
                                                              a3, a3, # MSK MODE
                     0x13
    .set SVC MODE,
                                                         orr
                                                              a3, a3, #_SVC_MODE
    .set MSK MODE,
                     0x1F
                                                              cpsr c, a3
                                                         msr
@ Constantes para manejar el marco de pila
                                                     @ Crear parte del marco de pila (v1-pc)
                                                         sub
                                                               sp, sp, # FRAME SIZE- FRAME V1
                                  Pila SVC
             Registros
                                                     @ Salvar v1-v7 en el marcho de pila
                                                         stmia sp,{v1-v7}
               spsr_irq
                                      a1
           a2
                sp_irq
                                      a2
                                                     @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
           a3
                                      a3
                                                         ldmia a2,{v1-v7}
           a4
                                      a4
                                                     @ Terminar el marco de pila y salvar a1-a4
           ν1
                  a1
                                      v1
                                                         stmfd sp!,{v1-v4}
           v2
                  a2
                                      v2
           v3
                  a3
                                      v3
                                                     @ Salvar el resto de registros en el marco de pila
                                                         str v5,[sp, # FRAME FP]
           v4
                  a4
                                      v4
                                                              v6,[sp, # FRAME IP]
                                                         str
          v5
                  fp
                                      v5
                                                             v7,[sp, # FRAME PC]
                                                         str
           v6
                  ip
                                      v6
                                                              a1,[sp, #_FRAME_PSR]
                                                         str
                lr irq
           v7
                                      v7
                                                             lr,[sp, # FRAME LR]
                                                         str
          fp
                                                     @ Llamar al manejador de nivel 1
          ip
                                                         ldr
                                                                ip, =bsp service irq
      sp_svc
                                                                lr, pc
                                                         mov
      lr_svc
                                                         bx
                                                                ip
          рс
                                                     @ Sección crítica para restaurar el contexto.
                                                     @ Restaurar el contexto y retornar al modo original
        cpsr
                 SVC
                                                                cpsr c, #( SVC MODE| IRQ DISABLE| FIQ DISABLE)
                                                         msr
     spsr svc
                                                         ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                         msr
                                                                spsr cxsf, lr
                                                         ldmfd sp!,{lr,pc}^
          sp, sp, \#7*4
    add
```

```
@ Constantes para manejar el registro de estado
                                                     @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                         mrs
                                                               a3, cpsr
    .set FIQ DISABLE, 0x40
                                                         bic
                                                              a3, a3, # MSK MODE
                     0x13
    .set SVC MODE,
                                                         orr
                                                              a3, a3, #_SVC_MODE
    .set MSK MODE,
                     0x1F
                                                               cpsr c, a3
                                                         msr
@ Constantes para manejar el marco de pila
                                                     @ Crear parte del marco de pila (v1-pc)
                                                         sub
                                                               sp, sp, # FRAME SIZE- FRAME V1
                                  Pila SVC
             Registros
                                                     @ Salvar v1-v7 en el marcho de pila
                                                         stmia sp,{v1-v7}
               spsr_irq
                                      a1
           a2
                sp_irq
                                      a2
                                                     @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
           a3
                                      a3
                                                         ldmia a2,{v1-v7}
           a4
                                      a4
                                                     @ Terminar el marco de pila y salvar a1-a4
           ν1
                  a1
                                      v1
                                                         stmfd sp!,\{v1-v4\}
           v2
                  a2
                                      v2
           v3
                  a3
                                      v3
                                                     @ Salvar el resto de registros en el marco de pila
                                                         str v5,[sp, # FRAME FP]
           v4
                  a4
                                      v4
                                                               v6,[sp, # FRAME IP]
                                                          str
          v5
                  fp
                                      v5
                                                              v7,[sp, # FRAME PC]
                                                          str
           v6
                  ip
                                      ν6
                                                              a1,[sp, # FRAME PSR]
                                                          str
                lr irq
           v7
                                      v7
                                                              lr,[sp, # FRAME LR]
                                                         str
          fp
                                      fp
                                                     @ Llamar al manejador de nivel 1
          ip
                                      ip
                                                         ldr
                                                                ip, =bsp service irq
       sp_svc
                                   spsr_irq
                                                                lr, pc
                                                         mov
       lr_svc
                                    1r svc
                                                         bx
                                                                ip
                                    1r irq
          рс
                                                     @ Sección crítica para restaurar el contexto.
                                                     @ Restaurar el contexto y retornar al modo original
         cpsr
                 SVC
                                                                cpsr c, #( SVC MODE| IRQ DISABLE| FIQ DISABLE)
                                                         msr
     spsr svc
                                                         ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                                spsr cxsf, lr
                                                         msr
          sp, sp, \#7*4
                                                         ldmfd sp!,{lr,pc}^
    add
```

```
@ Constantes para manejar el registro de estado
    .set _IRQ_DISABLE, 0x80
    .set _FIQ_DISABLE, 0x40
    .set _SVC_MODE, 0x13
    .set _MSK_MODE, 0x1F
@ Constantes para manejar el marco de pila
    .set _FRAME_A1, 0
```

El código del manejador de nivel 1 es dependiente de la plataforma

Los pasos básicos serían los siguientes:

Identificar la fuente

Deshabilitar las fuentes de igual o menor prioridad

Rehabilitar las interrupciones

Llamar a la ISR correspondiente

Volver a habilitar las fuentes tal y como estaban antes de deshabilitarlas

```
add sp, sp, #7*4
```

```
@ Cambiar a modo SVC
    mrs
          a3, cpsr
        a3, a3, # MSK MODE
    bic
         a3, a3, # SVC MODE
    orr
         cpsr c, a3
    msr
@ Crear parte del marco de pila (v1-pc)
         sp, sp, # FRAME SIZE- FRAME V1
    sub
@ Salvar v1-v7 en el marcho de pila
    stmia sp,{v1-v7}
@ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
    ldmia a2,{v1-v7}
@ Terminar el marco de pila y salvar a1-a4
    stmfd sp!,\{v1-v4\}
@ Salvar el resto de registros en el marco de pila
        v5,[sp, # FRAME FP]
    str
         v6,[sp, # FRAME IP]
    str
         v7,[sp, # FRAME PC]
    str
         a1,[sp, #_FRAME_PSR]
    str
    str
         lr,[sp, # FRAME LR]
 Llamar al manejador de nivel 1
          ip, =bsp_service_irq
    ldr
          lr, pc
    mov
    bx
          ip
@ Sección crítica para restaurar el contexto.
@ Restaurar el contexto y retornar al modo original
          cpsr_c, #(_SVC_MODE|_IRQ_DISABLE|_FIQ_DISABLE)
    msr
    ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
          spsr cxsf, lr
    msr
    ldmfd sp!,{lr,pc}^
```

```
@ Constantes para manejar el registro de estado
                                                      @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                          mrs
                                                                a3, cpsr
    .set FIQ DISABLE, 0x40
                                                          bic
                                                               a3, a3, # MSK MODE
    .set SVC MODE,
                        0x13
                                                          orr
                                                               a3, a3, #_SVC_MODE
    .set MSK MODE,
                      0x1F
                                                                cpsr c, a3
                                                          msr
@ Constantes para manejar el marco de pila
                                                      @ Crear parte del marco de pila (v1-pc)
                                                          sub
                                                                sp, sp, # FRAME SIZE- FRAME V1
                                  Pila SVC
             Registros
                                                      @ Salvar v1-v7 en el marcho de pila
                                                          stmia sp,{v1-v7}
           a1
                  a1
                                       a1
           a2
                  a2
                                       a2
                                                      @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
           a3
                  a3
                                       a3
                                                          ldmia a2,{v1-v7}
           a4
                  a4
                                       a4
                                                      @ Terminar el marco de pila y salvar a1-a4
           v1
                  v1
                                      v1
                                                          stmfd sp!,\{v1-v4\}
           v2
                  v2
                                      v2
           v3
                  v3
                                      v3
                                                      @ Salvar el resto de registros en el marco de pila
                                                          str v5,[sp, # FRAME FP]
           v4
                  v4
                                      v4
                                                               v6,[sp, # FRAME IP]
                                                          str
           v5
                  v5
                                      v5
                                                              v7,[sp, # FRAME PC]
                                                          str
           v6
                  v6
                                      ν6
                                                               a1,[sp, #_FRAME_PSR]
                                                          str
           v7
                  v7
                                      v7
                                                               lr,[sp, # FRAME LR]
                                                          str
                  fp
           fp
                                      fp
                                                      @ Llamar al manejador de nivel 1
                  ip
           ip
                                      ip
                                                          ldr
                                                                 ip, =bsp service irq
       sp_svc
                                   spsr_irq
                                                                 lr, pc
                                                          mov
       lr svc
               spsr_irq
                                    lr_svc
                                                          bx
                                                                 ip
                                    lr irq
           рс
                                                      @ Sección crítica para restaurar el contexto.
                                                      @ Restaurar el contexto y retornar al modo original
         cpsr
                  SVC
                                                                 cpsr c, #( SVC MODE| IRQ DISABLE| FIQ DISABLE)
                                                          msr
     spsr svc
                                                          ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                                 spsr cxsf, lr
                                                          msr
          sp, sp, \#7*4
                                                          ldmfd sp!,{lr,pc}^
    add
```

```
@ Constantes para manejar el registro de estado
                                                      @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                          mrs
                                                                a3, cpsr
    .set FIQ DISABLE, 0x40
                                                          bic
                                                               a3, a3, # MSK MODE
                      0x13
    .set SVC MODE,
                                                          orr
                                                               a3, a3, #_SVC_MODE
    .set MSK MODE,
                     0x1F
                                                               cpsr c, a3
                                                          msr
@ Constantes para manejar el marco de pila
                                                      @ Crear parte del marco de pila (v1-pc)
                                                          sub
                                                               sp, sp, # FRAME SIZE- FRAME V1
             Registros
                                  Pila SVC
                                                      @ Salvar v1-v7 en el marcho de pila
                                                          stmia sp,{v1-v7}
           a1
                  a1
                                      a1
           a2
                  a2
                                      a2
                                                      @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
           a3
                  a3
                                      a3
                                                          ldmia a2,{v1-v7}
           a4
                  a4
                                      a4
                                                      @ Terminar el marco de pila y salvar a1-a4
           v1
                  v1
                                      v1
                                                          stmfd sp!,\{v1-v4\}
           v2
                  v2
                                      v2
           v3
                  v3
                                      v3
                                                      @ Salvar el resto de registros en el marco de pila
                                                          str v5,[sp, # FRAME FP]
           v4
                  v4
                                      v4
                                                               v6,[sp, # FRAME IP]
                                                          str
           v5
                  v5
                                      v5
                                                              v7,[sp, # FRAME PC]
                                                          str
           v6
                  ν6
                                      ν6
                                                               a1,[sp, #_FRAME_PSR]
                                                          str
           v7
                  v7
                                      v7
                                                              lr,[sp, # FRAME LR]
                                                          str
                  fp
           fp
                                      fp
                                                      @ Llamar al manejador de nivel 1
                  ip
           ip
                                      ip
                                                          ldr
                                                                 ip, =bsp service irq
       sp_svc
                                   spsr_irq
                                                                 lr, pc
                                                          mov
       lr svc
               spsr_irq
                                    lr_svc
                                                          bx
                                                                 ip
                                    lr irq
           рс
                                                      @ Sección crítica para restaurar el contexto.
                                                      @ Restaurar el contexto y retornar al modo original
                 SVC
         cpsr
                                                                 cpsr_c, #(_SVC_MODE|_IRQ_DISABLE|_FIQ_DISABLE)
                                                          msr
     spsr svc | spsr irq
                                                          ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                                 spsr cxsf, lr
          sp, sp, \#7*4
                                                          ldmfd sp!,{lr,pc}^
    add
```

```
@ Constantes para manejar el registro de estado
                                                     @ Cambiar a modo SVC
    .set IRQ DISABLE, 0x80
                                                         mrs
                                                               a3, cpsr
    .set FIQ DISABLE, 0x40
                                                         bic
                                                              a3, a3, # MSK MODE
                     0x13
    .set _SVC_MODE,
                                                              a3, a3, #_SVC_MODE
                                                         orr
    .set MSK MODE,
                     0x1F
                                                               cpsr c, a3
                                                         msr
@ Constantes para manejar el marco de pila
                                                     @ Crear parte del marco de pila (v1-pc)
                                                         sub
                                                               sp, sp, # FRAME SIZE- FRAME V1
                    Registros
                                                     @ Salvar v1-v7 en el marcho de pila
                                                         stmia sp,{v1-v7}
                  a1
                         a1
                  a2
                         a2
                                                     @ Cargar a1-a4, fp, ip, lr de la pila IRQ en v1-v7
                  a3
                         a3
                                                         ldmia a2, {v1-v7}
                  a4
                         a4
                                                     @ Terminar el marco de pila y salvar a1-a4
                  v1
                         v1
                                                         stmfd sp!,\{v1-v4\}
                  v2
                         v2
                  v3
                         v3
                                                     @ Salvar el resto de registros en el marco de pila
                         v4
                                                         str v5,[sp, # FRAME FP]
                  v4
                                                              v6,[sp, # FRAME IP]
                                                         str
                  v5
                         v5
                                                         str v7,[sp, # FRAME PC]
                  ν6
                         ν6
                                                         str a1,[sp, #_FRAME_PSR]
                         v7
                  v7
                                                              lr,[sp, # FRAME LR]
                                                         str
                         fp
                  fp
                                                     @ Llamar al manejador de nivel 1
                         ip
                  ip
                                                         ldr
                                                                ip, =bsp service irq
                  sp
                                                                lr, pc
                                                         mov
                  lr
                                                         bx
                                                                ip
                       lr irq
                  рс
                                                     @ Sección crítica para restaurar el contexto.
                                                     @ Restaurar el contexto y retornar al modo original
                cpsr spsr_irq
                                                                cpsr c, #( SVC MODE| IRQ DISABLE| FIQ DISABLE)
                                                         msr
                                                         ldmfd sp!, {a1-a4,v1-v7,fp,ip,lr}
                                                                spsr cxsf, lr
                                                         msr
                                                         ldmfd sp!,{lr,pc}^
    add
          sp, sp, \#7*4
```

# Contenidos

# Tema 4: Excepciones e interrupciones

# Excepciones

Introducción

Gestión de excepciones

Tipos de excepciones

# Interrupciones

Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

# Controlador de interrupciones vectorizado



No necesitamos manejadores, sólo las ISR. La identificación de las fuentes y la gestión de prioridades están implementadas en el VIC

# Gestión de interrupciones mediante un VIC



El registro del VIC que contiene el vector de la ISR está mapeado a la dirección 0xfffff030

```
PC = 0 \times 00000018 + 8
(por la segmentación del cauce)
0 \times 00000020 - 0 \times 000000ff0 = 0 \times fffff030
```

```
.set _IRQ_DISABLE,
                           0x80
    .set _IRQ_MODE,
                           0x40
    .set SVC MODE,
                           0x13
                           0xfffff000
        _VIC_BASE_ADDR,
    .set VIC VECTOR ADDR, VIC BASE ADDR + 0x30
vic_ISR:
@ Ajustar lr y salvar los registros corruptibles
    sub lr, lr, #4
    stmfd sp!, {a1-a4, fp, ip, lr}
@ Guardar spsr_irq en la pila IRQ
         ip, spsr
    mrs
    stmfd sp!, {ip}
<Limpiar la fuente de interrupción>
@ Cambiar a modo SVC, habilitando IRQ y FIQ
         cpsr c, # SVC MODE
    msr
<Servicio de la interrupción>
@ Volver a modo IRQ, deshabilitando IRQs
         cpsr_c, #(_IRQ_MODE | _IRQ_DISABLE)
@ Restaurar spsr irq
    ldmfd sp!, {ip}
         spsr cxsf, ip
    msr
@ Limpiar la petición de IRQ en el VIC
    ldr a2, =_VIC_VECTOR_ADDR
    str
         a1, [a2]
@ Retornar de la ISR
    ldmfd sp!, {a1-a4, fp, ip, pc}^
```

# Contenidos

# Tema 4: Excepciones e interrupciones

# Excepciones

Introducción

Gestión de excepciones

Tipos de excepciones

# Interrupciones

Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

# E/S eficiente, flexible y portable

### Motivación

Proporciona un API abstracta que aísla a la aplicación de cambios en el hardware Las llamadas a las funciones de E/S no son bloqueantes Proporciona interfaces basadas en búferes en vez de en bytes



Para la aplicación, las operaciones de E/S terminan en cuanto se actualiza el búfer correspondiente

No se preocupa de si el dispositivo está disponible, de latencias, anchos de banda, etc.

En cuanto el dispositivo está preparado, interrumpe a la aplicación

La ISR realiza las transferencias entre el dispositivo y los búferes y retorna el control a la aplicación

# Arquitecturas Foreground/Background

### Motivación

Permiten implementar un Sistema de Tiempo Real sencillo

Es la arquitectura más común en los sistemas empotrados

### **Funcionamiento**

La tarea de mínima prioridad (el programa principal) se ejecuta en *background*, mientras que el resto de tareas (*foreground*) se ejecutan mediante la petición de interrupciones de dispositivos externos

La tarea *background* se puede interrumpir en cualquier momento por cualquier tarea *foreground*. Es común usarla para supervisar la correcta operación del resto de tareas



# Lecturas recomendadas

# Sistemas Foreground/Background:

P. A. Laplante. *Real-Time Systems Desing and Analysis*. Wiley-IEEE Press, 3ª edición, 2004. Capítulo 3

### Ensamblador en línea:

H. Kipp. *ARM GCC Inline Assembler Cookbook*, 2012. http://www.ethernut.de/en/documents/arm-inline-asm.html

### Gestión de interrupciones:

- A. N. Sloss, D. Symes, C. Wright. ARM System Developer's Guide. Morgan Kaufmann, 2004. Capítulo 9
- W. Hohl. ARM Assembly Language. Fundamentals and Techniques. CRC Press, 2009. Capítulo 11
- M. Samek. *Building Bare-Metal ARM Systems with GNU: Part 6 General Description of Interrupt Handling*. Embedded.com, 2007.
- M. Samek. *Building Bare-Metal ARM Systems with GNU: Part 7 Interrupt Locking and Unlocking*. Embedded.com, 2007.
- M. Samek. *Building Bare-Metal ARM Systems with GNU: Part 8 Low Level Interrupt Wrapper Functions*. Embedded.com, 2007.
- M. Samek. *Building Bare-Metal ARM Systems with GNU: Part 9 C-level ISRs and other ARM Exceptions*. Embedded.com, 2007.